Forum |  HardWare.fr | News | Articles | PC | S'identifier | S'inscrire | Shop Recherche
3162 connectés 

 

Sujet(s) à lire :
    - Who's who@Programmation
 

 Mot :   Pseudo :  
  Aller à la page :
 
 Page :   1  2  3  4  5  ..  21329  21330  21331  ..  27186  27187  27188  27189  27190  27191
Auteur Sujet :

[blabla@olympe] Le topic du modo, dieu de la fibre et du monde

n°2240186
R3g
fonctionnaire certifié ITIL
Posté le 13-10-2014 à 17:29:37  profilanswer
 

Reprise du message précédent :


Autant on peut saluer l'ingéniosité du truc et la qualité de l'execution, autant le caractère totalement disproportionné de la vengeance par rapport à la non agression initiale gache tout le plaisir, je trouve.


---------------
Au royaume des sourds, les borgnes sont sourds.
mood
Publicité
Posté le 13-10-2014 à 17:29:37  profilanswer
 

n°2240187
ixemul
Nan mais sans blague ! ⚡
Posté le 13-10-2014 à 17:30:26  profilanswer
 

Plam a écrit :

Graisser la porte :??: Pourquoi faire :??:


 
Le fameux coup de pute dit du "graissage de portail", au moins aussi violent que le "rangement du tas de bois"  [:drwatson]
 
 
http://forum.hardware.fr/hfr/Discu [...] #t31424148


Message édité par ixemul le 13-10-2014 à 17:32:07

---------------
VA APPRENDRE ET REVIENS QUAND TU SAIS, SINON ABSTIENT TOI C'EST UN GRAND CONSEIL QUE JE TE DONNE... TU ES INCOMPÉTENT ET C'EST UNE RÉALITÉ, TU N'AS RIEN A FAIRE ICI FAUT S'Y CONNAITRE ... -Jojo1998 - RIP - http://tinyurl.com/qc47ftk
n°2240189
vapeur_coc​honne
Stig de Loisir
Posté le 13-10-2014 à 17:33:10  profilanswer
 

R3g a écrit :


Autant on peut saluer l'ingéniosité du truc et la qualité de l'execution, autant le caractère totalement disproportionné de la vengeance par rapport à la non agression initiale gache tout le plaisir, je trouve.


tu as une poussé d'oestrogènes ?


---------------
marilou repose sous la neige
n°2240190
Schimz
Bouge pas, meurs, ressuscite !
Posté le 13-10-2014 à 17:35:28  profilanswer
 


Je préfère le post du topic hontes, celui avec la photo du tonton :D


---------------
çà s'est HFR | Music for the Galaxy
n°2240192
drasche
Posté le 13-10-2014 à 17:36:20  profilanswer
 

R3g a écrit :

Autant on peut saluer l'ingéniosité du truc et la qualité de l'execution, autant le caractère totalement disproportionné de la vengeance par rapport à la non agression initiale gache tout le plaisir, je trouve.


Ah ben tu me rassures, je me sentais bien seul sur le coup.


---------------
Whichever format the fan may want to listen is fine with us – vinyl, wax cylinders, shellac, 8-track, iPod, cloud storage, cranial implants – just as long as it’s loud and rockin' (Billy Gibbons, ZZ Top)
n°2240193
nraynaud
lol
Posté le 13-10-2014 à 17:38:22  profilanswer
 

sligor a écrit :


link moi la datasheet


j'ai résolu le PB, on dirait que mon mapping du registre précédant overlappait ou un truc du style.
C'était plus ma représentation dans le langage que le matos.

 

Mais 1) j'ai fermement l'impression que mon mapping était bon, 2) Il était où le warning ou message d'erreur ou je sais pas quoi pour le dire que j'avais overlappé des registres.

 

le doc est là :
http://www.st.com/web/en/resource/ [...] 031020.pdf page 360
c'est le registre CRR1, son octet de poids faible restait toujours à 0 quand j'écrivais dedans.
avant:

Code :
  1. type TIM_Register is record
  2.      CR1      : TIM_Register_CR1;  --  control register 1
  3.      CR2      : TIM_Register_CR2;  --  control register 2
  4.      SMCR     : TIM_Register_SMCR;  --  slave mode control register
  5.      DIER     : TIM_Register_DIER;  --  DMA/interrupt enable register
  6.      SR       : TIM_Register_SR;       --  status register
  7.      EGR      : Word;       --  event generation register TBD
  8.      CCMR_Ch1 : TIM_Register_CCMR; --  capture/compare mode register, split by channel
  9.      CCMR_Ch2 : TIM_Register_CCMR;
  10.      CCMR_Ch3 : TIM_Register_CCMR;
  11.      CCMR_Ch4 : TIM_Register_CCMR;
  12.      CCER     : TIM_Register_CCER;   --  capture/compare enable register
  13.      CNT      : Timer_Size;   --  counter
  14.      PSC      : Timer_Size;   --  prescaler
  15.      ARR      : Timer_Size;   --   auto-reload register
  16.      RCR      : Word;   --  repetition counter register
  17.      CCR1     : Timer_Size;   --  capture/compare register 1
  18.      CCR2     : Timer_Size;   --  capture/compare register 2
  19.      CCR3     : Timer_Size;   --  capture/compare register 3
  20.      CCR4     : Timer_Size;   --  capture/compare register 4
  21.      BDTR     : TIM_Register_BDTR;   --  break and dead-time register
  22.      DCR      : Word;   --  DMA control register TBD
  23.      DMAR     : Word;   --  DMA address for full transfer
  24.   end record;
  25.  
  26.   for TIM_Register use record
  27.      CR1      at  0 range 0 .. 15;
  28.      CR2      at  4 range 0 .. 15;
  29.      SMCR     at  8 range 0 .. 15;
  30.      DIER     at 12 range 0 .. 14;
  31.      SR       at 16 range 0 .. 13;
  32.      EGR      at 20 range 0 .. 31;
  33.      CCMR_Ch1 at 24 range 0 ..  7;
  34.      CCMR_Ch2 at 25 range 0 ..  7;
  35.      -- yes there is a hole here
  36.      -- actually in this bank all the registers are 16 bits long with a 32bit alignment
  37.      -- unless the timer is 32bits
  38.      CCMR_Ch3 at 28 range 0 ..  7;
  39.      CCMR_Ch4 at 29 range 0 ..  7;
  40.      CCER     at 32 range 0 .. 13;
  41.      CNT      at 36 range 0 .. 31;
  42.      PSC      at 40 range 0 .. 31;
  43.      ARR      at 44 range 0 .. 31;
  44.      RCR      at 48 range 0 .. 31;
  45.      CCR1     at 52 range 0 .. 15;
  46.      CCR2     at 56 range 0 .. 15;
  47.      CCR3     at 60 range 0 .. 15;
  48.      CCR4     at 64 range 0 .. 15;
  49.      BDTR     at 68 range 0 .. 15;
  50.      DCR      at 72 range 0 .. 31;
  51.      DMAR     at 76 range 0 .. 31;
  52.   end record;
 

après:

Code :
  1. type TIM_Register is record
  2.      CR1      : TIM_Register_CR1;  --  control register 1
  3.      CR2      : TIM_Register_CR2;  --  control register 2
  4.      SMCR     : TIM_Register_SMCR;  --  slave mode control register
  5.      DIER     : TIM_Register_DIER;  --  DMA/interrupt enable register
  6.      SR       : TIM_Register_SR;       --  status register
  7.      EGR      : Word;       --  event generation register TBD
  8.      CCMR_Ch1 : TIM_Register_CCMR; --  capture/compare mode register, split by channel
  9.      CCMR_Ch2 : TIM_Register_CCMR;
  10.      CCMR_Ch3 : TIM_Register_CCMR;
  11.      CCMR_Ch4 : TIM_Register_CCMR;
  12.      CCER     : TIM_Register_CCER;   --  capture/compare enable register
  13.      CNT      : Timer_Size;   --  counter
  14.      PSC      : Timer_Size;   --  prescaler
  15.      ARR      : Timer_Size;   --   auto-reload register
  16.      RCR      : Byte;   --  repetition counter register
  17.      CCR1     : Timer_Size;   --  capture/compare register 1
  18.      CCR2     : Timer_Size;   --  capture/compare register 2
  19.      CCR3     : Timer_Size;   --  capture/compare register 3
  20.      CCR4     : Timer_Size;   --  capture/compare register 4
  21.      BDTR     : TIM_Register_BDTR;   --  break and dead-time register
  22.      DCR      : Word;   --  DMA control register TBD
  23.      DMAR     : Word;   --  DMA address for full transfer
  24.   end record;
  25.   for TIM_Register use record
  26.      CR1      at  0 range 0 .. 15;
  27.      CR2      at  4 range 0 .. 15;
  28.      SMCR     at  8 range 0 .. 15;
  29.      DIER     at 12 range 0 .. 14;
  30.      SR       at 16 range 0 .. 13;
  31.      EGR      at 20 range 0 .. 31;
  32.      CCMR_Ch1 at 24 range 0 ..  7;
  33.      CCMR_Ch2 at 25 range 0 ..  7;
  34.      -- yes there is a hole here
  35.      -- actually in this bank all the registers are 16 bits long with a 32bit alignment
  36.      -- unless the timer is 32bits
  37.      CCMR_Ch3 at 28 range 0 ..  7;
  38.      CCMR_Ch4 at 29 range 0 ..  7;
  39.      CCER     at 32 range 0 .. 13;
  40.      CNT      at 36 range 0 .. 31;
  41.      PSC      at 40 range 0 .. 31;
  42.      ARR      at 44 range 0 .. 31;
  43.      RCR      at 48 range 0 .. 7;
  44.      CCR1     at 52 range 0 .. 15;
  45.      CCR2     at 56 range 0 .. 15;
  46.      CCR3     at 60 range 0 .. 15;
  47.      CCR4     at 64 range 0 .. 15;
  48.      BDTR     at 68 range 0 .. 15;
  49.      DCR      at 72 range 0 .. 31;
  50.      DMAR     at 76 range 0 .. 31;
  51.   end record;


Message édité par nraynaud le 13-10-2014 à 17:40:42

---------------
trainoo.com, c'est fini
n°2240194
___alt
Posté le 13-10-2014 à 17:38:40  profilanswer
 

Clairement le gars est un authentique psychopathe passif-agressif.
Autant ça m'aurait fait jubiler si ça avait été un de ces problèmes de voisins apocalyptiques comme le topic en produit, autant là...
 
 
The Great Internet Fuckward Theory.


---------------
TRIPS RIGHT BUNCH F SHUTTLE TOM AND JERRY RIGHT YELLOW
n°2240200
sligor
Posté le 13-10-2014 à 19:39:06  profilanswer
 

je ne vois pas ou est la diff avant/après nraynaud, trop fatigué :(
 
sinon le mapping des records c'est un truc standard ada ou c'est une extension GNAT ?

Message cité 1 fois
Message édité par sligor le 13-10-2014 à 19:40:00

---------------
qwerty-fr
n°2240201
nraynaud
lol
Posté le 13-10-2014 à 19:40:40  profilanswer
 

RCR a une déclaration différente, c'est lui qui est juste avant CCR1


---------------
trainoo.com, c'est fini
n°2240202
ratibus
Posté le 13-10-2014 à 20:06:26  profilanswer
 

sligor a écrit :

je ne vois pas ou est la diff avant/après nraynaud, trop fatigué :(
 
sinon le mapping des records c'est un truc standard ada ou c'est une extension GNAT ?


Y a des outils dispos en 2014 pour faire des diffs :o

mood
Publicité
Posté le 13-10-2014 à 20:06:26  profilanswer
 

n°2240203
gfive
Posté le 13-10-2014 à 20:10:50  profilanswer
 

ratibus a écrit :


Y a des outils dispos en 2014 pour faire des diffs :o


Tree doit faire ça.


---------------
Tous les sud africains sont ségrégationistes, à part Ted. (P. Desproges)
n°2240204
sligor
Posté le 13-10-2014 à 20:12:53  profilanswer
 

ratibus a écrit :


Y a des outils dispos en 2014 pour faire des diffs :o


je sais, la flemme :o  
en fait je regardais CR1 au lieu de CRR1, c'était ça mon problème, dyslexie :o


Message édité par sligor le 13-10-2014 à 20:13:51

---------------
qwerty-fr
n°2240205
sligor
Posté le 13-10-2014 à 20:14:59  profilanswer
 

puis merde quoi c'est que ces nom barbares des registres putain, moi au moins quand je design je fais des registres avec un nom compréhensible, pas comme ces charlots de chez ST


Message édité par sligor le 13-10-2014 à 20:15:36

---------------
qwerty-fr
n°2240206
nraynaud
lol
Posté le 13-10-2014 à 20:15:45  profilanswer
 

j'avais pas vu la question, les clauses de représentation, c'est dans le standard Ada, c'est spécifiquement fait pour ça. Tu lui dis comment il doit le représenter, où il doit le mettre en mémoire, et les règles d'accès (genre suivant si ton bus accepte des accès non alignés ou la largeur des accès).

 

Et après pour l'usage de l'API, t'as une interface un peu moins dégueu:

Code :
  1. GPIOA.Device.MODER (8)      := GPIOA.Alternate;
  2.      GPIOA.Device.OTYPER (8)     := GPIOA.PushPull;
  3.      GPIOA.Device.OSPEEDR (8)    := GPIOA.S2MHz;
  4.      GPIOA.Device.PUPDR (8)      := GPIOA.Pull_Up;
  5.      GPIOA.Device.AFR (8)        := 1;


En théorie tu peux faire tout ça en C, mais dans le détail tu te rends compte que ça marche pas. Là ça a l'air de marcher. Y compris pour les registres à double usage :

Code :
  1. type Capture_Compare_Selection is (Output, Input_TI1, Input_TI2, Input_TRC) with
  2.        Size => 2;
  3.   for Capture_Compare_Selection use (Output => 0, Input_TI1 => 1, Input_TI2 => 2, Input_TRC => 3);
  4.  
  5.   type Input_Prescaler is (P_1, P_2, P_4, P_8) with
  6.        Size => 2;
  7.   for Input_Prescaler use (P_1 => 0, P_2 => 1, P_4 => 2, P_8 => 3);
  8.  
  9.   type Output_Compare_Mode is (Frozen, Match_High, Match_Low, Toggle, Force_Low, Force_High, PWM1, PWM2) with
  10.        Size => 3;
  11.   for Output_Compare_Mode use (Frozen => 0, Match_High => 1, Match_Low => 2, Toggle => 3, Force_Low => 4, Force_High => 5, PWM1 => 6, PWM2 => 7);
  12.  
  13.   type TIM_Register_CCMR (CCxS : Capture_Compare_Selection := Output) is record
  14.      case CCxS is
  15.         when Output =>
  16.            OCxFE : Boolean             := False;
  17.            OCxPE : Boolean             := False;
  18.            OCxM  : Output_Compare_Mode := Frozen;
  19.            OCxCE : Boolean             := False;
  20.         when Input_TI1 .. Input_TRC =>
  21.            ICxPSC : Input_Prescaler := P_1;
  22.            ICxFF  : Timer_Filter    := No_Filter;
  23.      end case;
  24.   end record with
  25.      Size => 8;
  26.   for TIM_Register_CCMR use record
  27.      CCxS   at 0 range 0 .. 1;
  28.      OCxFE  at 0 range 2 .. 2;
  29.      OCxPE  at 0 range 3 .. 3;
  30.      OCxM   at 0 range 4 .. 6;
  31.      OCxCE  at 0 range 7 .. 7;
  32.      ICxPSC at 0 range 2 .. 3;
  33.      ICxFF  at 0 range 4 .. 7;
  34.   end record;


doc:
http://i.stack.imgur.com/1g2YJ.png

 

C'est une des raisons pour lesquelles je voulais tester Ada, un certain nombre de promesses sont intéressantes, on verra comment ça se passe dans la réalité.

Message cité 1 fois
Message édité par nraynaud le 13-10-2014 à 20:16:58

---------------
trainoo.com, c'est fini
n°2240207
sligor
Posté le 13-10-2014 à 20:24:16  profilanswer
 

nraynaud a écrit :

j'avais pas vu la question, les clauses de représentation, c'est dans le standard Ada, c'est spécifiquement fait pour ça. Tu lui dis comment il doit le représenter, où il doit le mettre en mémoire, et les règles d'accès (genre suivant si ton bus accepte des accès non alignés ou la largeur des accès).
 
Et après pour l'usage de l'API, t'as une interface un peu moins dégueu:

Code :
  1. GPIOA.Device.MODER (8)      := GPIOA.Alternate;
  2.      GPIOA.Device.OTYPER (8)     := GPIOA.PushPull;
  3.      GPIOA.Device.OSPEEDR (8)    := GPIOA.S2MHz;
  4.      GPIOA.Device.PUPDR (8)      := GPIOA.Pull_Up;
  5.      GPIOA.Device.AFR (8)        := 1;


 


 
et niveau ordres des accés et volatilité ça se passe comment ?
 
genre sur ton exemple, il va générer 5 writes sur le même registre ? 1 seul write ?
 
dit: ah en fait ce sont 5 registres séparés c'est pas un bon exemple :D


---------------
qwerty-fr
n°2240208
nraynaud
lol
Posté le 13-10-2014 à 20:26:10  profilanswer
 

sligor a écrit :


 
et niveau ordres des accés et volatilité ça se passe comment ?
 
genre sur ton exemple, il va générer 5 writes sur le même registre ? 1 seul write ?
 
dit: ah en fait ce sont 5 registres séparés c'est pas un bon exemple :D


y'a une autre syntaxe dont je suppose qu'elle provoque qu'une seule écriture.

Code :
  1. TIM1.TIM.CCMR_Ch1          := (CCxS => TIM1.Output, OCxFE => False, OCxPE => True, OCxM => TIM1.PWM1, OCxCE => False);


---------------
trainoo.com, c'est fini
n°2240209
sligor
Posté le 13-10-2014 à 20:27:18  profilanswer
 

nraynaud a écrit :


y'a une autre syntaxe dont je suppose qu'elle provoque qu'une seule écriture.

Code :
  1. TIM1.TIM.CCMR_Ch1          := (CCxS => TIM1.Output, OCxFE => False, OCxPE => True, OCxM => TIM1.PWM1, OCxCE => False);



ok, ce genre de syntaxe existe aussi en VHDL :D
 
en fait je fais presque de l'ADA toute la journée :D


---------------
qwerty-fr
n°2240210
gfive
Posté le 13-10-2014 à 20:29:18  profilanswer
 

Lutain, le doute m'habite ... Et Skeye qui a trop la flemme pour jouer alors qu'il était en congé aujourd'hui.  


---------------
Tous les sud africains sont ségrégationistes, à part Ted. (P. Desproges)
n°2240211
nraynaud
lol
Posté le 13-10-2014 à 20:40:58  profilanswer
 

sligor a écrit :


ok, ce genre de syntaxe existe aussi en VHDL :D
 
en fait je fais presque de l'ADA toute la journée :D


mais je crois qu'ils l'ont fait exprès. l'un est dérivé de l'autre.


---------------
trainoo.com, c'est fini
n°2240212
sligor
Posté le 13-10-2014 à 20:46:36  profilanswer
 

nraynaud a écrit :


mais je crois qu'ils l'ont fait exprès. l'un est dérivé de l'autre.


oui, oui, tout à fait, mais pour ce genre de truc je pensais que c'était une spécificité VHDL


---------------
qwerty-fr
n°2240213
nraynaud
lol
Posté le 13-10-2014 à 21:00:01  profilanswer
 

par contre sur les accès mémoire, je peux pas te répondre, je comprends rien à l'assembleur ARM et il est pas super annoté dans GDB.  
du coup j'ai une tartine imbitable.


---------------
trainoo.com, c'est fini
n°2240214
skeye
Posté le 13-10-2014 à 21:24:51  profilanswer
 

gfive a écrit :

Lutain, le doute m'habite ... Et Skeye qui a trop la flemme pour jouer alors qu'il était en congé aujourd'hui.  


le doute sur ta dem? :o


---------------
Can't buy what I want because it's free -
n°2240215
el muchach​o
Comfortably Numb
Posté le 13-10-2014 à 22:03:47  profilanswer
 

C'est dingue, maintenant, sur toituyau, y'a des gens qui uploadent sans vergogne des films entiers qui viennent de sortir, et ça passe comme une lettre à la poste.


---------------
Les aéroports où il fait bon attendre, voila un topic qu'il est bien
n°2240216
vapeur_coc​honne
Stig de Loisir
Posté le 13-10-2014 à 22:08:08  profilanswer
 

el muchacho a écrit :

C'est dingue, maintenant, sur toituyau, y'a des gens qui uploadent sans vergogne des films entiers qui viennent de sortir, et ça passe comme une lettre à la poste.


Link


---------------
marilou repose sous la neige
n°2240217
Jubijub
Parce que je le VD bien
Posté le 13-10-2014 à 22:29:14  profilanswer
 

http://zeldawiki.org/images/thumb/8/8a/LoZ_ST_Link.png/180px-LoZ_ST_Link.png

 


edit : sinon mitigié entre le chiage de brique devant un psychopathe de cet acabit, et le fait d'être mort de rire en imaginant le mec avec sa porte graissée et son carrelage plein de pisse avec des smileys dedans...


Message édité par Jubijub le 13-10-2014 à 22:30:10

---------------
Jubi Photos : Flickr - 500px
n°2240218
sligor
Posté le 13-10-2014 à 23:48:41  profilanswer
 

je fais de la doc depuis 9h du mat, kill me  [:kosmos]


---------------
qwerty-fr
n°2240219
el muchach​o
Comfortably Numb
Posté le 13-10-2014 à 23:55:16  profilanswer
 


Tu tapes le mot magique "movies" dans la recherche, et voila.  :D


---------------
Les aéroports où il fait bon attendre, voila un topic qu'il est bien
n°2240220
gfive
Posté le 13-10-2014 à 23:59:24  profilanswer
 

skeye a écrit :


le doute sur ta dem? :o

 

Non, sur la soirée en boite de jeudi. Mon pote Jojo braquemuche m'a demandé de me laver le cul et de me raser partout, et j'ai rdv dans un bar qui s'appelle le fucking blue boy.

Message cité 1 fois
Message édité par gfive le 13-10-2014 à 23:59:47

---------------
Tous les sud africains sont ségrégationistes, à part Ted. (P. Desproges)
n°2240222
nraynaud
lol
Posté le 14-10-2014 à 01:29:14  profilanswer
 

gfive a écrit :


Non, sur la soirée en boite de jeudi. Mon pote Jojo braquemuche m'a demandé de me laver le cul et de me raser partout, et j'ai rdv dans un bar qui s'appelle le fucking blue boy.


come au rugby, 'faut surtout pas se contracter au moment de l'impact.


---------------
trainoo.com, c'est fini
n°2240223
nraynaud
lol
Posté le 14-10-2014 à 03:38:23  profilanswer
 

tranquillou, le voisin qui démarre la teuf à 3h du mat' un lundi soir.


---------------
trainoo.com, c'est fini
n°2240224
nraynaud
lol
Posté le 14-10-2014 à 07:42:30  profilanswer
 

preum's [:petrus75]


---------------
trainoo.com, c'est fini
n°2240225
Dion
Acceuil
Posté le 14-10-2014 à 07:45:45  profilanswer
 

Non :o


---------------
It is not called show art
n°2240227
___alt
Posté le 14-10-2014 à 08:25:42  profilanswer
 

LSDHLSHLMSDLMSDL


---------------
TRIPS RIGHT BUNCH F SHUTTLE TOM AND JERRY RIGHT YELLOW
n°2240228
el muchach​o
Comfortably Numb
Posté le 14-10-2014 à 08:53:17  profilanswer
 

Bon, il est 7h, il va être temps d'y aller :o


---------------
Les aéroports où il fait bon attendre, voila un topic qu'il est bien
n°2240229
sligor
Posté le 14-10-2014 à 09:10:18  profilanswer
 

nraynaud a écrit :

tranquillou, le voisin qui démarre la teuf à 3h du mat' un lundi soir.


t'as déménagé dans le NPDC ?


---------------
qwerty-fr
n°2240230
gelatine_v​elue
Posté le 14-10-2014 à 09:24:22  profilanswer
 

nraynaud a écrit :

tranquillou, le voisin qui démarre la teuf à 3h du mat' un lundi soir.


 
Prépare tes galettes de pisse.


Message édité par gelatine_velue le 14-10-2014 à 09:24:30
n°2240233
nraynaud
lol
Posté le 14-10-2014 à 10:30:19  profilanswer
 

http://www.sciencesetavenir.fr/san [...] rveau.html
c'est p'tet pour ça que je suis un peu con et que je galère pour tout.


---------------
trainoo.com, c'est fini
n°2240235
gfive
Posté le 14-10-2014 à 14:17:17  profilanswer
 

Bon, depuis que j'ai posé ma dem', je cogite. (non, pas COGIP)
 
Les mecs qui sont comme moi, encore dev ou assimilé à pas loin de 40 piges, vous imaginez la suite comment?
Combien de temps vous vous voyez faire ça? Dans quel environnement? Et après? Quoi faire? Ou cours-je, tout ça?


---------------
Tous les sud africains sont ségrégationistes, à part Ted. (P. Desproges)
n°2240236
Plam
Bear Metal
Posté le 14-10-2014 à 14:21:37  profilanswer
 

T'es cadre ou ETAM ?


---------------
Spécialiste du bear metal
n°2240237
gfive
Posté le 14-10-2014 à 14:23:49  profilanswer
 

Plam a écrit :

T'es cadre ou ETAM ?


 
:??: Cadre, pourquoi, ça change qqchose? :o


---------------
Tous les sud africains sont ségrégationistes, à part Ted. (P. Desproges)
n°2240241
Plam
Bear Metal
Posté le 14-10-2014 à 15:00:32  profilanswer
 

gfive a écrit :

 

:??: Cadre, pourquoi, ça change qqchose? :o

 

Oui, ça change de tes perspectives de carrière. Je connais pas l'étendue de tes responsabilités dans ton « ancien » job. Tu peux décrire un peu ? (cad nombre de personnes que tu « encadres » etc.)


Message édité par Plam le 14-10-2014 à 15:03:01

---------------
Spécialiste du bear metal
mood
Publicité
Posté le   profilanswer
 

 Page :   1  2  3  4  5  ..  21329  21330  21331  ..  27186  27187  27188  27189  27190  27191

Aller à :
Ajouter une réponse
 

Sujets relatifs
Plus de sujets relatifs à : [blabla@olympe] Le topic du modo, dieu de la fibre et du monde


Copyright © 1997-2025 Groupe LDLC (Signaler un contenu illicite / Données personnelles)